Une horloge murale ivre utilise des circuits compliqués pour afficher le temps
ici à Hackaday, nous ne pouvons jamais obtenir assez d’horloges étranges et nous sommes ravis de voir la création de [Dan O’shea] appelée WiFi-Telnet-FPGA- Horloge murale ivre NTSC. Cette gamme est une description précise de ce qu’elle fait: au cœur de l’appareil est une ESP32 qui utilise WiFi pour se connecter à un PI de framboise. Il est ensuite télévisé dans le système, se connecte et demande l’heure actuelle à l’aide de la commande Date Linux. Jusqu’à présent, si ordinaire.
La partie “FPGA” est l’endroit où elle devient weirmer: l’ESP32 est accrochée à une carte VGA1306. Il s’agit d’un petit PCB avec un FPGA qui émule un écran OLED et génère l’image sur un connecteur VGA. [Dan] aurait pu simplement accrocher une affichage VGA à cela, mais est allé pour une autre couche de complexité en convertissant le signal VGA en quelque chose qui ressemble à une vidéo composite, n’utilisant rien de plus de trois résistances. Le signal “NTSC” résultant est ensuite introduit dans un petit écran TFT qui montre l’heure.
L’horloge a obtenu son étiquette “ivre” car le processus de commande systématique de la commande de date et analyse de sa sortie est lent et sujette aux hoques, entraînant un affichage dans lequel le développement des secondes de manière quelque peu instable. Cela convient parfaitement à l’esthétique globale de l’horloge, qui consiste en un tas de PCB contenant des cravates de cordon et du ruban adhésif électrique. Monté sur un panneau rond de bois recyclé, il constitue un magnifique ornement mural pour tout laboratoire Hacker.
Nous aimons des projets comme celui-ci qui accomplit une tâche facile de manière convoluée, et il n’y a aucune pénurie d’horloges inutiles compliquées, qu’il s’agisse de dessiner physiquement le temps ou de l’utilisation de données d’apprentissage automatique. Mais si vous aimez simplement vos horloges avec leur électronique exposée, consultez cette horloge LED de formulaire libre ou cette horloge de sculpture de circuit de soie.